FloWare FPGA Utilities

pdf Datenblatt:

 

Downloads:

 

Kontakt

 

Bitte beachten Sie auch unsere Produktvideos zu ausgewählten FloWare Modulen.

Bei der Entflechtung von FGPAs auf der Leiterplatte besteht häufig die Notwendigkeit, einzelne Pins miteinander zu tauschen (Pin–Swap), da andernfalls kein optimales Routing möglich ist. Diese Änderungen müssen in die FPGA–Umgebung zurückgeschrieben werden, damit der FPGA–Designer seine Daten synchronisieren kann.

FPGA Utilities erzeugt für diese Zwecke diverse Reports (z.B. Show Differences). Darüber hinaus lassen sich auch Pin Constraints in den herstellerspezifischen Formaten (Actel, Xilinx, Altera, Lattice oder Excel / CSV) generieren, die das FPGA–Tool direkt weiterverwenden können. Mit FPGA–Utilities können Designdaten vom FPGA und vom PCB schnell und effizient synchronisiert werden.

FloWare FPGA Utilities

 

Highlights:

  • Check-Funktion für alle ausgeführten Pin-Swapping im PCB-Editor
  • Report-Funktion für alle ausgeführten Pin-Swapping im PCB-Editor
  • Export pin-constraints in eine CSV-Datei
  • Wählbares Datei-Format für Vendor Tool (Altera, Xilinx, Actel, Lattice)
  • Sinnvolle Erweiterung für OrCAD Capture oder Allegro Design Entry HDL/CIS
Beckhoff ist bekannt für sein breites Spektrum an PC-basierten Automatisierungskomponenten und Lösungen für den industriellen Einsatz. Der lüfterlose, ultrakompakte Industrie-PC C6025 ist sehr zuverlässig und robust in Bezug auf EMV, Signal- und Spannungsintegrität. Tausende von Regeln mussten im Designprozess beachtet werden und dies war im Allegro Constraint Manager einfach zu verwalten. Echtzeit-Designregelprüfungen gaben dem Designer ein sofortiges Feedback. ... Mehr...
This week, you can view a video where a customer describes how they used the Cadence® Sigrity™ PowerSI® tool to enable their team to run what-if cases... Mehr...
The New Allegro PCB Symphony Team Design provides dynamic concurrent PCB team design... Mehr...
© 2020 FlowCAD