Signalintegritätsprobleme bei High-Speed-Designs vermeiden

Das PCB-Design ändert sich laufend. Ständig ist mehr gefragt: mehr Technik, mehr Produktivität, mehr Effizienz. Auf der anderen Seite sollen die Kosten, der Platzbedarf und die Zeit bis zur Marktreife immer geringer werden. OrCAD unterstützt Sie bei dieser Herausforderung. Echtzeit-Feedback hilft dabei, Fehler zu finden, diese zu beheben und komplizierte Abläufe einfach zu bewältigen.

Signalintegritätsprobleme bei High-Speed-Designs vermeiden

Probleme mit der Hochgeschwindigkeits-Signalintegrität sind nicht mehr nur ein Problem besonderer Designs. Hochgeschwindigkeitsdesign gehört mittlerweile praktisch zum Alltag. OrCAD bietet leistungsstarke Werkzeuge, mit denen Signalintegritätsprobleme in allen Leiterplattendesigns gelöst werden können. Mit dem aktuellen QIR von OrCAD und Allegro lassen sich die Signalimpedanz analysieren und Constraints einfach verwalten, um differentielle Paare effizient zu entflechten. Backdrilling ist einfach zu konfigurieren und nun ist es auch möglich, die Länge, die zwischen den Layern auf der z-Achse (Z-Axis delay) oder vom Silizium bis zum Pin (PIN_DELAY) zurückgelegt wird, zu berücksichtigen.

 

 

Um eine Analyse für Electrical Rule Checks (ERC) in OrCAD und Allegro aufzusetzen, ist eine durchschnittliche Vorbereitungszeit von nur 2 Minuten erforderlich. Es sind keine Simulationsmodelle erforderlich. Die Analyse dauert je nach Komplexität der Leiterplatte ca. 10-20 Minuten. ERC liest die Geometriedaten Ihres Leiterplattenlayouts und den Lagenaufbau ein. Basierend auf diesen Informationen und ohne zusätzliche Simulationsmodelle kann das Tool eine Analyse über alle Netze auf der Leiterplatte durchführen. Es wird die Impedanz und die elektrische Kopplung für jedes Teilstück einer Leitung berechnet. Als Ergebnis bekommen Sie interaktive Grafiken, aus denen Sie kritische Impedanzdiskontinuitäten oder starke Kopplung grafisch leicht erkennen können.

Für all diejenigen, die nicht an der CDNLive EMEA 2019 teilnehmen konnten, fassen wir die Highlights und Neuigkeiten der Cadence User Conference kurz zusammen. Im nächsten Jahr findet die CDNLive wieder in der ersten Mai-Woche statt. Wir freuen uns schon heute auf Ihre Teilnahme!... Mehr...
Unter Embedded Computing versteht man den Einsatz von Rechnersystemen als integrierter Bestandteil einer Anlage, eines Gerätes oder einer Maschine. Dabei ist die Software zu einem dominanten und kritischen Teil vieler Komponenten geworden. Automatische Code Generierung nach Software-Sicherheitsstandards wie DO-178B/C, EN 50128, ISO-26262 oder IEC 61508 erhöhen die Effizienz des Entwicklers um bis zu 50%. Besuchen Sie dazu den Vortrag von FlowCAD.... Mehr...
Das ROSAS Center Fribourg und FlowCAD als Sponsor laden national und international führende Experten zu den ROSAS Safety Days ein. Angesprochen sind Personen aus den Bereichen Luftfahrt, Raumfahrt, Automobil, Cybersicherheit, Eisenbahn, Drohne und Allgemeine Sicherheit, die ihre Erfahrungen und ihr Wissen über Sicherheit austauschen möchten.... Mehr...
© 2019 FlowCAD