XJTAG XJAnalyser

XJAnalyser analysiert und debugged in real–time Bauteile in Ihrer JTAG–Kette. Durch Setzen von Pinwerten und Signalverfolgung kann eine Leiterplatte sogar unter BGAs debugged werden.

XY Analyser

Mit XJAnalyser können auch in–System Programme erstellt werden, die auf SVF / STAPL / JAM Daten basieren. Verfolgen Sie die Signale in einem bestimmten Netz wie mit einem Oszilloskop. Setzen Sie dazu einen Anschluss auf einen alternierenden Pegel, und untersuchen Sie dann unterschiedliche Testpunkte. Wenn Sie zu einem anderen Anschluss wechseln, wissen Sie sofort, ob er mit dem Netz verbunden ist oder nicht. 
 

Video


Die Präsentationen der PCB Roadshow 2017 von FINELINE Schweiz und FlowCAD Schweiz stehen zum Download bereit.... Mehr...
Boundary scan Design For Test (DFT) functionality to Altium Schematic and PCB design environment.... Mehr...
Boundary scan Design For Test (DFT) functionality to OrCAD Capture... Mehr...
© 2017 FlowCAD